Tải bản đầy đủ (.ppt) (21 trang)

Các thiết bị Logic lập trình được

Bạn đang xem bản rút gọn của tài liệu. Xem và tải ngay bản đầy đủ của tài liệu tại đây (413.85 KB, 21 trang )

Các thiết bị Logic lập trình được
Các thiết bị Logic lập trình được

Bộ nhớ bán dẫn

Bộ nhớ bảng

Programmable Logic device

Thiết kế hệ thống số dùng ROM

Cấu trúc nội của ROM
Bộ nhớ bán dẫn
Bộ nhớ bán dẫn
Bộ nhớ bảng
Bộ nhớ bảng

Ðịa chỉ A:
0 <= A <= 2
N
–1
N - độ rộng từ của địa chỉ.
Độ rộng từ dữ liệu thường
là m = 1,8,16,32,64,…
bit

Dung lượng bộ nhớ K
được xác định bởi:
K=mx2
n
(bit)


Với m là độ rộng từ
dữ liệu, n là số địa
chỉ
Bảng ROM có N=3 bit địa chỉ, m=2 bit dữ liệu
Programmable Logic device

PLD: tên gọi tổng quát của một IC số có thể lập trình được để
thực hiện các hàm logic khác nhau.

Các thiết kế dùng PLD có các ưu điểm sau:

Tăng khả năng tích hợp.

Công suất thấp.

Tăng độ tin cậy.

Giá thành thấp.

Dễ sử dụng.

Dễ dàng thay đổi.
Thiết kế hệ thống số dùng ROM
Thiết kế hệ thống số dùng ROM

ROM- mạch tổ hợp có m ngõ vào và n ngõ ra
A
0
A
1

A
2
.
.
.
A
m-2
A
m-1
D
0
D
1
D
2
.
.
.
D
n-2
D
n-1
Ngõ vào
Ngõ ra
Tổ chức bộ nhớ
Illustration of the write operation
Illustration of the write operation
Illustration of the read operation.
Illustration of the read operation.

×